#### Pipeline: Ένα παράδειγμα από ....τη καθημερινή ζωή

- 1. Πλυντήριο
- 2. Στεγνωτήριο
- 3. Δίπλωμα
- 4. αποθήκευση



#### 30 min κάθε «φάση»



#### Εντολές ΜΙΡS

#### Πέντε στάδια:

- 1. Φέρε την εντολή από τη μνήμη (IF-Instruction Fetch)
- Διάβασε τους καταχωρητές, ενώ αποκωδικοποιείς την εντολή (ID+RegisterFile Read) (στο εξής θα λέμε: ID)
- 3. Εκτέλεση της εντολής ή υπολογισμός διεύθυνσης (μέσω ALU) (EX-execute)
- 4. Προσπέλαση μνήμης (ΜΕΜ)
- 5. Εγγραφή αποτελέσματος στο RegisterFile (WB-write back)





#### Single-cycle vs pipelined performance:

Single cycle: όλες οι εντολές διαρκούν ένα κύκλο ρολογιού, ίσο με το μήκος της πιο χρονοβόρου εντολής

Έστω: 2 ns για ALU, MEM ανάγνωση ή εγγραφή και 1 ns για register file ανάγνωση ή εγγραφή

| Instruction class                   | Instruct.<br>fetch | Register<br>read | ALU<br>operation | Data access | Register<br>Write | Total Time |  |
|-------------------------------------|--------------------|------------------|------------------|-------------|-------------------|------------|--|
| Load word (lw)                      | 2ns                | 1ns              | 2ns              | 2ns         | 1ns               | 8ns        |  |
| Store word (sw)                     | 2ns                | 1ns              | 2ns              | 2ns         |                   | 7ns        |  |
| R-Type<br>(add,sub,and,<br>or, slt) | 2ns                | 1ns              | 2ns              |             | 1ns               | 6ns        |  |
| Branch(beq)                         | 2ns                | 1ns              | 2ns              |             |                   | 5ns        |  |





#### Έστω οι παρακάτω εντολές lw:



Εδώ οι βαθμίδες δεν είναι απόλυτα ίσες. Στην ιδανική περίπτωση:

time<sub>pipelined</sub>=time<sub>non\_pipelined</sub>/ number of pipe stages



Στη single cycle υλοποίηση, η εντολή διαρκεί ένα κύκλο ίσο με την πιο χρονοβόρα (εδω: 8 ns)

Στη pipeline υλοποίηση, το ρολόι κάθε φάσης (στάδιο-pipeline stage) διαρκεί (2 ns), ακόμα και αν υπάρχουν στάδια του 1ns

Στο προηγούμενο παράδειγμα 14 ns για pipeline, 24ns για single cycle, άρα 1,71 επιτάχυνση.

Άν είχαμε 1000 εντολές ακόμα: pipeline 1000x2ns + 14 ns = 2014 ns

Single cycle 1000x8ns + 24 ns = 8024 ns

Άρα επιτάχυνση: 8024/2014=3,98 ~4 (8ns/2ns ratio μεταξύ εντολών)



#### Στάδια διόδου δεδομένων ενός κύκλου (single cycle datapath):



Ροή εκτέλεσης εντολών-δεδομένων: από αριστερά προς τα δεξιά

Εξαίρεση?

Write-back

και επιλογή νέου PC

κίνδυνος ελέγχου (control hazard)

κίνδυνος δεδομένων (data hazard)





#### Εκτέλεση αγωγού (pipelined execution)



Τι θα γίνει αν χρησιμοποιούμε την ίδια λειτουργική μονάδα (Functional Unit), π.χ. ΙΜ, RegFile, ALU, DM σε διαφορετικούς κύκλους για διαφορετικές εντολές?



#### **Móvo για RegFile:**

Μπορούμε να διαβάσουμε και να γράψουμε το RegFile στον ίδιο κύκλο: (θα μας βοηθήσει σε αποφυγή κινδύνων» hazards)

Στο πρώτο μισό του κύκλου γράφουμε (σκιασμένο αριστερά) - και στο δεύτερο μισό διαβάζουμε (σκιασμένο δεξιά) - κύκλος: γράφουμε-διαβάζουμε

#### Γενικά για Functional Units:

Όταν ένα functional unit ή ένας pipeline register είναι σκιασμένο σημαίνει ότι χρησιμοποιείται για ανάγνωση (σκιασμένο δεξιά) ή εγγραφή (σκιασμένο αριστερά)









Στην υλοποίηση του multicycle datapath, είχαμε την ίδια μονάδα να χρησιμοποιείται από την ίδια εντολή σε διαφορετικούς κύκλους, π.χ. ALU ή MEM

Στην pipelined υλοποίηση του datapath, έχουμε την ίδια μονάδα να χρησιμοποιείται από διαφορετικές (διαδοχικές) εντολές σε διαφορετικούς (διαδοχικούς) κύκλους

Πώς διασφαλίζεται ορθότητα εκτέλεσης κάθε εντολής;

Καταχωρητές κατάλληλου;;; μεγέθους ανάμεσα σε διαδοχικά στάδια (pipeline stages)





#### Pipelined εκδοχή του single cycle datapath

(προσθέσαμε τους καταχωρητές-pipeline registers ανάμεσα σε διαδοχικά στάδια)









Op: opcode

rs, rt: register source operands

Rd: register destination operand

Shamt: shift amount

Funct: op specific (function code)



























#### Το διορθωμένο pipeline για την lw:



Ο αριθμός του write register έρχεται και αυτός μέσα από το pipeline τη σωστή στιγμή

# Τα τμήματα του datapath που χρησιμοποιήθηκαν κατά την εκτέλεση της lw:





















# Κίνδυνοι Σωλήνωσης (Pipeline Hazards)

• Δομικοί Κίνδυνοι (structural hazards)

Το υλικό δεν μπορεί να υποστηρίξει το συνδυασμό των εντολών που θέλουμε να εκτελέσουμε στον ίδιο κύκλο μηχανής. (π.χ. ενιαία L1\$ για I&D)

Κίνδυνοι Ελέγχου (control hazards)

Το υλικό δεν μπορεί να προχωρήσει την εκτέλεση επόμενων εντολών καθώς αναμένεται η ολοκλήρωση της εκτέλεσης μιας εντολής (π.χ. Branches)

• Κίνδυνοι Δεδομένων (data hazards)





#### Κίνδυνοι Δεδομένων (Data Hazards) / Το σχήμα προώθησης (forwarding)

```
$2, $1, $3
                              # καταχωρητής $2 γράφεται από τη sub
sub
          $12, $2, $5
                                1°ς τελεστέος ($2) εξαρτάται από sub
and
         $13, $6, $2
                              \# 2^{\circ\varsigma} τελεστέος ($2) εξαρτάται από sub
or
         $14, $2, $2
                                1^{\circ\varsigma}\&2^{\circ\varsigma} τελεστέος $2) -//- από sub
add
          $15, 100($2)
                                                              -//- από sub
                             # offset ($2)
SW
             Time (in clock cycles)
                           CC 2
                                   CC3
                                                  CC 5
                                                                 CC 7
                                                                         CC8
                    CC 1
                                           CC 4
                                                          CC 6
                                                                                 CC9
           Value of
           register $2: 10
                            10
                                    10
                                           10
                                                 10/ 20
                                                           20
                                                                   20
                                                                           20
                                                                                  20
      Program
      execution
      order
      (in instructions)
         sub $2, $1, $3
         and $12, $2, $5
                                                          Reg
         or $13, $6, $2
         add $14, $2, $2
         sw $15, 100($2)
```

# Εξαρτήσεις Δεδομένων



- RAW (Read-After-Write) (true-dependence)
  - Η ανάγνωση ενός καταχωρητή πρέπει να ακολουθεί την εγγραφή στον ίδιο καταχωρητή από προηγούμενη εντολή
- WAR: (Write-After-Read) (anti-dependence)
  - Η εγγραφή σε ένα καταχωρητή πρέπει να ακολουθεί την ανάγνωσή του από προηγούμενη εντολή
- WAW: (Write-After-Write) (output-dependence)
  - Η εγγραφή σε ένα καταχωρητή πρέπει να ακολουθεί όλες τις εγγραφές στον ίδιο καταχωρητή από προηγούμενες εντολές





### **RAW**

```
add $t0, $s0, $s1
sub $t2, $t0, $s3
or $s3, $t7, $s2
mult $t2, $t7, $s0
```

True dependence –



### **WAR**

```
add $t0, $s0, $s1
sub $t2, $t0, $s3
or $s3, $t7, $s2
mult $t2, $t7, $s0
```

Name dependence - antidependence –





### **WAW**

```
add $t0, $s0, $s1
sub $t2, $t0, $s3
or $s3, $t7, $s2
mult $t2, $t7, $s0
```

name dependence - output dependence -





# Identify all the dependencies

RAW WAR WAW





# Which dependencies cause hazards? (stalls)

RAW WAR WAW



# Let's reorder the or

RAW WAR WAW







### Let's reorder the or

RAW WAR WAW

add \$t0, \$s0, \$s1

or \$s3, \$t7, \$s2

RAW

sub \$t2, \$t0, \$s3

mul \$t2, \$t7, \$s0



### Let's reorder the mul

RAW WAR WAW

add \$t0, \$s0, \$s1

sub \$t2, \$t0, \$s3

or \$s3, \$t7, \$s2

mul \$t2, \$t7, \$s0







### Let's reorder the mul

RAW WAR WAW

add \$t0, \$s0, \$s1

mul \$t2, \$t7, \$s0

sub \$t2, \$t0, \$s3

or \$s3, \$t7, \$s2







## How to alleviate name dependencies?







#### **Data Hazards:**

Οι εντολές ανταλλάσσουν μεταξύ τους δεδομένα μέσω του Register File και της μνήμης.

Όταν η επόμενη εντολή-ες χρειάζεται για όρισμα (ανάγνωση) κάτι που δεν έχει προλάβει να γράψει η προηγούμενη-----

|                                    | 1  | 2  | -3 | 4   | 5   | 6   | 7   | 8   | 9  |
|------------------------------------|----|----|----|-----|-----|-----|-----|-----|----|
| sub \$2,\$1,\$3                    | \F | ID | EX | MEM | WB  |     |     |     |    |
| and \$12, <b>\$2</b> , <b>\$</b> 5 |    | IF | ID | EX  | MEM | WB  |     |     |    |
| or \$13,\$6, <mark>\$2</mark>      |    |    | IF | ID  | EX  | MEM | WB  |     |    |
| add \$14, <b>\$2,\$2</b>           |    |    |    | IF  | ID  | EX  | MEM | WB  |    |
| sw \$15, 100( <b>\$2</b> )         |    |    |    |     | IF  | ID  | EX  | MEM | WB |



## Μία λύση είναι η καθυστέρηση(stall) του αγωγού (pipeline):

Προσθέτω δύο εντολές NOP:

```
sub $2, $1, $3
nop
nop
and $12, $2, $5
or $13, $6, $2
add $14, $2, $2
```

sw \$15, 100(\$2)

STALL (κύκλοι αναμονής)

|                                 | 1  | 2  | 3    | 4   | 5  | 6          | 7   | 8   | 9   | 10  | 11 |
|---------------------------------|----|----|------|-----|----|------------|-----|-----|-----|-----|----|
| sub \$2,\$1,\$3                 | IF | ID | EX   | MEM | WB | ********** |     |     |     |     |    |
| nop                             | `  | E  | /ID/ |     |    |            |     |     |     |     |    |
| nop                             | _  | >_ | IF   |     |    |            |     |     |     |     |    |
| and \$12, <mark>\$2</mark> ,\$5 |    |    |      | IF  | ID | EX         | MEM | WB  |     |     |    |
| or \$13,\$6, <b>\$2</b>         |    |    |      |     | IF | ID         | EX  | MEM | WB  |     |    |
| add \$14, <b>\$2,\$2</b>        |    |    |      |     |    | IF         | ID  | EX  | MEM | WB  |    |
| sw \$15, 100( <b>\$2</b> )      |    |    |      |     |    |            | IF  | ID  | EX  | MEM | WB |
|                                 |    |    |      |     |    |            |     |     |     |     |    |



## Πιο κομψή λύση είναι η προώθηση (forwarding):

Έχουμε εξάρτηση δεδομένων RAW. Τα αποτελέσματα γράφονται είτε στην μνήμη είτε στο register file.

Στην περίπτωση R-ΤΥΡΕ:

Αποθηκεύονται στο RegFile, παράγονται όμως μετά την ALU, άρα είναι διαθέσιμα στον ΕΧ/ΜΕΜ

Πώς θα βρούν η επόμενη και η μεθεπόμενη εντολή στη φάση ΕΧ τα σωστά ορίσματα:

- 1. Προωθούμε το ΕΧ/ΜΕΜ αποτέλεσμα ως είσοδο για την ΑLU πράξη της επόμενης εντολής
- 2. Το ίδιο κάνουμε για τη μέθεπόμενη εντολή, προωθούμε το MEM/WB αποτέλεσμα, ως είσοδο για την ALU πράξη της μεθεπόμενης εντολή







#### 1a. EX/MEM.RegisterRd = ID/EX.RegisterRs

#### 1b. EX/MEM.RegisterRd = ID/EX.RegisterRt



sub-and hazard: EX/MEM.RegisterRd = ID/EX.RegisterRs = \$2
sub-or hazard: MEM/WB.RegisterRd = ID/EX.RegisterRt = \$2





## **Forwarding:**

# Πρώτα ανιχνεύουμε την πιθανή αιτία κινδύνου Μετά κάνουμε προώθηση της κατάλληλης τιμής

| Time (in clock            | cycles)—— |      |      |        |      |      |      |      |
|---------------------------|-----------|------|------|--------|------|------|------|------|
| CC 1                      | CC 2      | CC 3 | CC 4 | CC 5   | CC 6 | CC 7 | CC 8 | CC 9 |
| Value of register \$2: 10 | 10        | 10   | 10   | 10/ 20 | 20   | 20   | 20   | 20   |
| Value of EX/MEM: X        | X         | X    | 20   | X      | X    | X    | X    | X    |
| Value of MEM/WB: X        | X         | X    | X    | 20     | X    | X    | X    | X    |





## Συνθήκες ελέγχου των κινδύνων:

#### 1. EX hazard:

```
if (EX/MEM.RegWrite
and (EX/MEM.RegisterRd≠0)
and (EX/MEM.RegisterRd = ID/EX.RegisterRs)) ForwardA = 10
```

if (EX/MEM.RegWrite
and (EX/MEM.RegisterRd≠0)
and (EX/MEM.RegisterRd = ID/EX.RegisterRt)) ForwardB=10



#### 2. MEM hazard:

if (MEM/WB.RegWrite and (MEM/WB.RegisterRd≠0) and (EX/MEM.RegisterRd = ID/EX.RegisterRs)) ForwardA = 01

if (MEM/WB RegWrite
and (MEM/WB.RegisterRd≠0)
and (MEM/WB.RegisterRd = ID/EX.RegisterRt)) ForwardB = 01







Pipelining χωρίς forwarding

a. No forwarding



#### **Forwarding paths**:

Апо:

- a) EX/MEM register каі апо:
- b) MEM/WB register προς τις εισόδους της ALU

b. With forwarding



## Datapath to resolve hazards via forwarding:





## Σχεδιασμός Control

- Είσοδοι
  - Πεδία του instruction
- Έξοδοι
  - Σήματα ελέγχου ALU
  - Σήματα ελέγχου μνήμης
  - Πολυπλέκτες
- Finite State Machine







## Σχεδιασμός Control FSM (Multicycle datapath)



## Multicycle datapath



## Datapath to resolve hazards via forwarding:















# Κίνδυνοι δεδομένων (data hazards) και αναπόφευκτες καθυστερήσεις (stalls) εξ'αιτίας τους

Όταν η εντολή που κάνει write είναι R-TYPE, τότε το αποτέλεσμα είναι έτοιμο στην φάση ΕΧ (έξοδος ALU) και αποθηκέυεται, στο τέλος του κύκλου, στον ΕΧ/ΜΕΜ καταχωρητή.

Οι επόμενες χρειάζονται τα ορίσματα στην φάση ΕΧ οπότε το forwarding δουλεύει. (αφού η εντολή που κάνει write θα βρίσκεται στις ΜΕΜ και WB)

To forwarding δεν δίνει όμως πάντα λύση!!





## αναπόφευκτες καθυστερήσεις (stalls):

Όταν η προηγούμενη εντολή (που κάνει write) είναι load ή store, τότε το αποτέλεσμα είναι έτοιμο στο τέλος της φάσης ΜΕΜ ή και WB (ακόμα χειρότερα)



## Λύση: αναπόφευκτες καθυστερήσεις (stalls) στο pipeline



Επαναλαμβάνουμε τις ίδιες φάσεις: ID για την and και IF για την or.





## Πως ανιχνεύουμε τις αναπόφευκτες καθυστερήσεις:

Hazard detection unit

Λειτουργεί στη φάση ID ώστε να βάλει καθυστέρηση μεταξύ του load και της χρησιμοποίησης των αποτελεσμάτων του.

```
If (ID/EX.MemRead and
  ((ID/EX.RegisterRt = IF/ID RegisterRs) or
  (ID/EX.RegisterRt = IF/ID.RegisterRt)))
Stall the pipeline
```

Τι σημαίνει stall:

Εμποδίζουμε το PC και τον IF/ID να αλλάξουνάρα διαβάζεται σε δύο διαδοχικούς κύκλους η ίδια εντολή και αποκωδικοποιείται η ίδια επόμενή της δύο φορές συνεχόμενα





## Final Pipeline:



## Άσκηση Pipeline

## Δεδομένα

## Έχουμε ένα Ιοορ...

```
Rep:
    lw $2,100($3)
    sub $2,$2,$5
    sw $2,100($3)
    sub $3,$3,$6
    sub $1,$1,$7
    bne $1,$0, Rep
Exit:
```





## Άσκηση Pipeline

## Δεδομένα

## Έχουμε ένα Ιοορ...

```
Rep:

lw $2,100($3)

sub $2,$2,$5

sw $2,100($3)

sub $3,$3,$6

sub $1,$1,$7

bne $1,$0, Rep

Exit:
```

# και αυτή την αρχική κατάσταση στους καταχωρητές

```
$1: 500
$7: 5
```

- •Δεν υπάρχει cache miss
- •Cache hit σε 1cc
- •branches γίνονται resolve στο MEM stage





## Ζητούμενο

Για το 1° LOOP (μέχρι και το lw του 2° LOOP)

Να δείξετε τα **διάφορα στάδια του pipeline** (Διάγραμμα χρονισμού) που περνάνε οι εντολές.

Υποδείξτε και εξηγείστε τα πιθανά hazards που μπορούν να προκύψουν κατά την εκτέλεση, καθώς και τον τρόπο που αντιμετωπίζονται.

| Κύκλος   | 1  | 2  | 3  | 4   | 5   | 6   | 7 |
|----------|----|----|----|-----|-----|-----|---|
| Εντολή 1 | IF | ID | EX | MEM | WB  |     |   |
| Εντολή 2 |    | IF | ID | EX  | MEM | WB  |   |
| Εντολή 3 |    |    |    |     | ••• | ••• |   |
|          |    |    |    |     |     |     |   |





## Ζητούμενο (2)

Πόσοι κύκλοι απαιτούνται συνολικά για να ολοκληρωθεί ο βρόχος (για όλες τις επαναλήψεις του, όχι μόνο για την 1η);

## Rep:

```
lw $2,100($3)
sub $2,$2,$5
sw $2,100($3)
sub $3,$3,$6
sub $1,$1,$7
bne $1,$0, Rep
Exit:
```

| Κύκλος   | 1  | 2  | 3  | 4   | 5   | 6  | 7 |
|----------|----|----|----|-----|-----|----|---|
| Εντολή 1 | IF | ID | EX | MEM | WB  |    |   |
| Εντολή 2 |    | IF | ID | EX  | MEM | WB |   |
| Εντολή 3 |    |    |    |     |     |    |   |
|          |    |    |    |     |     |    |   |





## Απάντηση

Ο βρόχος θα εκτελεστεί για 500 / 5 = 100 επαναλήψεις.





## Το διάγραμμα χρονισμού του pipeline για τη χρονική διάρκεια που ζητείται είναι το ακόλουθο:

| Κύκλος           | 1  | 2  | 3  | 4   | 5  | 6  | 7   | 8  | 9  | 10  | 11  | 12  | 13 |
|------------------|----|----|----|-----|----|----|-----|----|----|-----|-----|-----|----|
| lw \$2,100(\$3)  | IF | ID | EX | MEM | WB |    |     |    |    |     |     |     |    |
| sub \$2,\$2,\$5  |    | IF | ID |     |    | EX | MEM | WB |    |     |     |     |    |
| sw \$2,100(\$3)  |    |    | IF |     |    | ID |     |    | EX | MEM | WB  |     |    |
| sub \$3,\$3,\$6  |    |    |    |     |    | IF |     |    | ID | EX  | MEM | WB  |    |
| sub \$1,\$1,\$7  |    |    |    |     |    |    |     |    | IF | ID  | EX  | MEM | WB |
| bne \$1,\$0, Rep |    |    |    |     |    |    |     |    |    | IF  | ID  |     |    |
| lw \$2,100(\$3)  |    |    |    |     |    |    |     |    |    |     |     |     |    |

| Κύκλος           | 14 | 15  | 16 | 17 | 18 | 19  | 20 |
|------------------|----|-----|----|----|----|-----|----|
| lw \$2,100(\$3)  |    |     |    |    |    |     |    |
| sub \$2,\$2,\$5  |    |     |    |    |    |     |    |
| sw \$2,100(\$3)  |    |     |    |    |    |     |    |
| sub \$3,\$3,\$6  |    |     |    |    |    |     |    |
| sub \$1,\$1,\$7  |    |     |    |    |    |     |    |
| bne \$1,\$0, Rep | EX | MEM | WB |    |    |     |    |
| lw \$2,100(\$3)  |    |     | IF | ID | EX | MEM | WB |





## Ή πιο συμπιεσμένο για να χωράει σε μια σελίδα 😊

| CC  | 1  | 2  | 3  | 4 | 5  | 6  | 7 | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 |
|-----|----|----|----|---|----|----|---|----|----|----|----|----|----|----|----|----|----|----|----|----|
| lw  | IF | ID | EX | М | WB |    |   |    |    |    |    |    |    |    |    |    |    |    |    |    |
| sub |    | IF | ID |   |    | EX | М | WB |    |    |    |    |    |    |    |    |    |    |    |    |
| sw  |    |    | IF |   |    | ID |   |    | EX | М  | WB |    |    |    |    |    |    |    |    |    |
| sub |    |    |    |   |    | IF |   |    | ID | EX | М  | WB |    |    |    |    |    |    |    |    |
| sub |    |    |    |   |    |    |   |    | IF | ID | EX | M  | WB |    |    |    |    |    |    |    |
| bne |    |    |    |   |    |    |   |    |    | IF | ID |    |    | EX | M  | WB |    |    |    |    |
| lw  |    |    |    |   |    |    |   |    |    |    |    |    |    |    |    | IF | ID | EX | М  | WB |







# Rep: lw \$2,100(\$3) sub \$2,\$2,\$5 sw \$2,100(\$3) sub \$3,\$3,\$6 sub \$1,\$1,\$7 bne \$1,\$0, Rep

Exit:

Stalls στους κύκλους 4,5:

Ο καταχωρητής **\$2** για την εντολή **sub \$2,\$2,\$5** (η ανάγνωση του οποίου γίνεται στο στάδιο ID) γίνεται διαθέσιμος στο τέλος του κύκλου 5 (στάδιο WB) από την εντολή **lw**.







#### Rep:

Exit:

lw \$2,100(\$3)
sub \$2,\$2,\$5
sw \$2,100(\$3)
sub \$3,\$3,\$6
sub \$1,\$1,\$7
bne \$1,\$0, Rep

Stalls στους κύκλους 7,8:

Ο \$2 για την εντολή sw \$2,100(\$3) γίνεται διαθέσιμος στο τέλος του κύκλου 8.







#### Rep:

Exit:

lw \$2,100(\$3)
sub \$2,\$2,\$5
sw \$2,100(\$3)
sub \$3,\$3,\$6
sub \$1,\$1,\$7
bne \$1,\$0, Rep

Stalls στους κύκλους 12,13:

Ο \$1 για την εντολή bne \$1,\$0,Rep γίνεται διαθέσιμος στο τέλος του κύκλου 13.







Το δεύτερο στιγμιότυπο της εντολής lw \$2,100(\$3) αρχίζει να εκτελείται από τον κύκλο 16, διότι η απόφαση για την διακλάδωση ελήφθη στον κύκλο 15.





## Υπολογισμός χρόνου

| СС  | 1  | 2  | 3  | 4 | 5  | 6  | 7 | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 |
|-----|----|----|----|---|----|----|---|----|----|----|----|----|----|----|----|----|----|----|----|----|
| lw  | IF | ID | EX | М | WB |    |   |    |    |    |    |    |    |    |    |    |    |    |    |    |
| sub |    | IF | ID |   |    | EX | М | WB |    |    |    |    |    |    |    |    |    |    |    |    |
| sw  |    |    | IF |   |    | ID |   |    | EX | М  | WB |    |    |    |    |    |    |    |    |    |
| sub |    |    |    |   |    | IF |   |    | ID | EX | М  | WB |    |    |    |    |    |    |    |    |
| sub |    |    |    |   |    |    |   |    | IF | ID | EX | M  | WB |    |    |    |    |    |    |    |
| bne |    |    |    |   |    |    |   |    |    | IF | ID |    |    | EX | М  | WB |    |    |    |    |
| lw  |    |    |    |   |    |    |   |    |    |    |    |    |    |    |    | IF | ID | EX | М  | WB |

#### 15 κύκλοι ρολογιού

Για τα πρώτα 99 loops έχουμε 99 × 15cc= 1485cc. Για την  $100^{\rm n}$  επανάληψη έχουμε 16cc.

Συνολικά απαιτούνται 1485cc + 16cc = 1501cc για την εκτέλεση του βρόχου.





## Pipeline 2

Για την ίδια ακολουθία εντολών, δείξτε και εξηγείστε τον χρονισμό του pipeline, θεωρώντας τώρα ότι **υπάρχει σχήμα προώθησης**. Θεωρείστε ότι οι αποφάσεις για τις διακλαδώσεις λαμβάνονται στο στάδιο MEM.

Πόσοι κύκλοι απαιτούνται συνολικά για να ολοκληρωθεί ο βρόχος;

```
Rep:
    lw $2,100($3)
    sub $2,$2,$5
    sw $2,100($3)
    sub $3,$3,$6
    sub $1,$1,$7
    bne $1,$0, Rep
Exit:
```





## Με / Χωρίς προώθηση

| СС  | 1  | 2  | 3  | 4 | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 |
|-----|----|----|----|---|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| lw  | IF | ID | EX | М | WB |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| sub |    | IF | ID |   |    | EX | М  | WB |    |    |    |    |    |    |    |    |    |    |    |    |
| sw  |    |    | IF |   |    | ID |    |    | EX | M  | WB |    |    |    |    |    |    |    |    |    |
| sub |    |    |    |   |    | IF |    |    | ID | EX | М  | WB |    |    |    |    |    |    |    |    |
| sub |    |    |    |   |    |    |    |    | IF | ID | EX | M  | WB |    |    |    |    |    |    |    |
| bne |    |    |    |   |    |    |    |    |    | IF | ID |    |    | EX | M  | WB |    |    |    |    |
| lw  |    |    |    |   |    |    |    |    |    |    |    |    |    |    |    | IF | ID | EX | М  | WB |
|     |    |    |    |   |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| CC  | 1  | 2  | 3  | 4 | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 |
| lw  | IF | ID | EX | М | WB |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| sub |    | IF | ID |   | EX | М  | WB |    |    |    |    |    |    |    |    |    |    |    |    |    |
| sw  |    |    | IF |   | ID | EX | М  | WB |    |    |    |    |    |    |    |    |    |    |    |    |
| sub |    |    |    |   | IF | ID | EX | М  | WB |    |    |    |    |    |    |    |    |    |    |    |
| sub |    |    |    |   |    | IF | ID | EX | М  | WB |    |    |    |    |    |    |    |    |    |    |
| bne |    |    |    |   |    |    | IF | ID | EX | M  | WB |    |    |    |    |    |    |    |    |    |
| lw  |    |    |    |   |    |    |    |    |    |    | IF | ID | EX | М  | WB |    |    |    |    |    |





```
Rep:

lw $2,100($3)

sub $2,$2,$5

sw $2,100($3)

sub $3,$3,$6

sub $1,$1,$7

bne $1,$0,Rep
```

Exit:

Στον κύκλο 4 υπάρχει stall. Γιατί;

| СС  | 1  | 2  | 3  | 4   | 5  | 6   | 7   | 8   | 9   | 10  | 11 | 12 | 13 | 14  | 15 |
|-----|----|----|----|-----|----|-----|-----|-----|-----|-----|----|----|----|-----|----|
| lw  | IF | ID | EX | MEM | WB |     |     |     |     |     |    |    |    |     |    |
| sub |    | IF | ID |     | EX | MEM | WB  |     |     |     |    |    |    |     |    |
| sw  |    |    | IF |     | ID | EX  | MEM | WB  |     |     |    |    |    |     |    |
| sub |    |    |    |     | IF | ID  | EX  | MEM | WB  |     |    |    |    |     |    |
| sub |    |    |    |     |    | IF  | ID  | EX  | MEM | WB  |    |    |    |     |    |
| bne |    |    |    |     |    |     | IF  | ID  | EX  | MEM | WB |    |    |     |    |
| lw  |    |    |    |     |    |     |     |     |     |     | IF | ID | EX | MEM | WB |





#### Rep:

lw \$2,100(\$3)
sub \$2,\$2,\$5
sw \$2,100(\$3)
sub \$3,\$3,\$6
sub \$1,\$1,\$7
bne \$1,\$0,Rep
Exit:

Η τιμή της θέσης μνήμης 100(\$3), που θα αποθηκευτεί στον \$2, δεν μπορεί να είναι διαθέσιμη πριν το στάδιο MEM.

Όταν όμως θα γίνει διαθέσιμη στο τέλος του κύκλου αυτού θα προωθηθεί στις εισόδους της ALU, ώστε να εκτελεστεί η εντολή sub \$2,\$2,\$5 χωρίς να περιμένουμε να γραφτεί η τιμή στον \$2.

Αποφεύγεται το stall που είχαμε στην προηγούμενη περίπτωση στην κύκλο 5 ☺

| СС  | 1  | 2  | 3  | 4   | 5  | 6   | 7   | 8   | 9   | 10  | 11 | 12 | 13 | 14  | 15 |
|-----|----|----|----|-----|----|-----|-----|-----|-----|-----|----|----|----|-----|----|
| lw  | IF | ID | EX | MEM | WB |     |     |     |     |     |    |    |    |     |    |
| sub |    | IF | ID |     | EX | MEM | WB  |     |     |     |    |    |    |     |    |
| sw  |    |    | IF |     | ID | EX  | MEM | WB  |     |     |    |    |    |     |    |
| sub |    |    |    |     | IF | ID  | EX  | MEM | WB  |     |    |    |    |     |    |
| sub |    |    |    |     |    | IF  | ID  | EX  | MEM | WB  |    |    |    |     |    |
| bne |    |    |    |     |    |     | IF  | ID  | EX  | MEM | WB |    |    |     |    |
| lw  |    |    |    |     |    |     |     |     |     |     | IF | ID | EX | MEM | WB |





#### Το ίδιο ισχύει και για τα stalls που είχαμε στους κύκλους 7, 8

| CC  | 1  | 2  | 3  | 4 | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 |
|-----|----|----|----|---|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| lw  | IF | ID | EX | М | WB |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| sub |    | IF | ID |   |    | EX | М  | WB |    |    |    |    |    |    |    |    |    |    |    |    |
| sw  |    |    | IF |   |    | ID |    |    | EX | М  | WB |    |    |    |    |    |    |    |    |    |
| sub |    |    |    |   |    | IF |    |    | ID | EX | M  | WB |    |    |    |    |    |    |    |    |
| sub |    |    |    |   |    |    |    |    | IF | ID | EX | М  | WB |    |    |    |    |    |    |    |
| bne |    |    |    |   |    |    |    |    |    | IF | ID |    |    | EX | М  | WB |    |    |    |    |
| lw  |    |    |    |   |    |    |    |    |    |    |    |    |    |    |    | IF | ID | EX | М  | WB |
|     |    |    |    |   |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| СС  | 1  | 2  | 3  | 4 | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 |
| lw  | IF | ID | EX | М | WB |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| sub |    | IF | ID |   | EX | M  | WB |    |    |    |    |    |    |    |    |    |    |    |    |    |
| sw  |    |    | IF |   | ID | EX | М  | WB |    |    |    |    |    |    |    |    |    |    |    |    |
| sub |    |    |    |   | IF | ID | EX | M  | WB |    |    |    |    |    |    |    |    |    |    |    |
| sub |    |    |    |   |    | IF | ID | EX | М  | WB |    |    |    |    |    |    |    |    |    |    |
| bne |    |    |    |   |    |    | IF | ID | EX | М  | WB |    |    |    |    |    |    |    |    |    |
| lw  |    |    |    |   |    |    |    |    |    |    | IF | ID | EX | М  | WB |    |    |    |    |    |





#### Το ίδιο ισχύει και για τα stalls που είχαμε στους κύκλους 12, 13.

| CC  | 1  | 2  | 3  | 4 | 5  | 6  | 7  | 8          | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 |
|-----|----|----|----|---|----|----|----|------------|----|----|----|----|----|----|----|----|----|----|----|----|
| lw  | IF | ID | EX | M | WB |    |    |            |    |    |    |    |    |    |    |    |    |    |    |    |
| sub |    | IF | ID |   |    | EX | М  | WB         |    |    |    |    |    |    |    |    |    |    |    |    |
| sw  |    |    | IF |   |    | ID |    |            | EX | M  | WB |    |    |    |    |    |    |    |    |    |
| sub |    |    |    |   |    | IF |    | $\bigcirc$ | ID | EX | М  | WB |    |    |    |    |    |    |    |    |
| sub |    |    |    |   |    |    |    |            | IF | ID | EX | М  | WB |    |    |    |    |    |    |    |
| bne |    |    |    |   |    |    |    |            |    | IF | ID |    |    | EX | M  | WB |    |    |    |    |
| lw  |    |    |    |   |    |    |    |            |    |    |    |    |    |    |    | IF | ID | EX | М  | WB |
|     |    |    |    |   |    |    |    |            |    |    | -  | _  |    |    |    | -  |    | -  | -  |    |
| СС  | 1  | 2  | 3  | 4 | 5  | 6  | 7  | 8          | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 |
| lw  | IF | ID | EX | М | WB |    |    |            |    |    |    |    |    |    |    |    |    |    |    |    |
| sub |    | IF | ID |   | EX | М  | WB |            |    |    |    |    |    |    |    |    |    |    |    |    |
| sw  |    |    | IF |   | ID | EX | М  | WB         |    |    |    |    |    |    |    |    |    |    |    |    |
| sub |    |    |    |   | IF | ID | EX | M          | WB |    |    |    |    |    |    |    |    |    |    |    |
| sub |    |    |    |   |    | IF | ID | EX         | М  | WB |    |    |    |    |    |    |    |    |    |    |
| bne |    |    |    |   |    |    | IF | ID         | EX | М  | WB |    |    |    |    |    |    |    |    |    |
| lw  |    |    |    |   |    |    |    |            |    |    | IF | ID | EX | М  | WB |    |    |    |    |    |





## Υπολογισμός χρόνου

| СС  | 1  | 2  | 3  | 4 | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 |
|-----|----|----|----|---|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| lw  | IF | ID | EX | М | WB |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| sub |    | IF | ID |   | EX | M  | WB |    |    |    |    |    |    |    |    |    |    |    |    |    |
| sw  |    |    | IF |   | ID | EX | M  | WB |    |    |    |    |    |    |    |    |    |    |    |    |
| sub |    |    |    |   | IF | ID | EX | М  | WB |    |    |    |    |    |    |    |    |    |    |    |
| sub |    |    |    |   |    | IF | ID | EX | М  | WB |    |    |    |    |    |    |    |    |    |    |
| bne |    |    |    |   |    |    | IF | ID | EX | М  | WB |    |    |    |    |    |    |    |    |    |
| lw  |    |    |    |   |    |    |    |    |    |    | IF | ID | EX | М  | WB |    |    |    |    |    |

#### 10 κύκλοι ρολογιού

Για τα πρώτα 99 loops έχουμε 99 × 10cc = 990cc. Για την 100η επανάληψη έχουμε 11cc.

Συνολικά απαιτούνται 990cc + 11cc = 1001cc για την εκτέλεση του βρόχου.

Χωρίς την προώθηση χρειαστήκαμε 1501cc.

